继续看几个改时钟发生器(PLL)的例子:
②7TEWH上的ICS932S421BGLF,这个选择开关位置在背面,稍微难找点。
参见863与864楼 tieba.baidu.com/p/4660051541?see_lz=1
找到49脚,万用表测量后,发现下拉电阻在正面,上拉电阻在反面。
③X8DA3和某寨板上的ICS9LPRS511EGLF
X8DA3这个板子比较头疼,尽管SETFSB支持该时钟发生器,但根本无法读取,也就是说无法软超。尽管硬改166外频是生效了,但是无法开机,原因不明。另外在某寨板上的时钟发生器也是这个型号,因而可用此办法超166超频,因此我也介绍一下。
找到它的资料,可以看到从133改到166只要将FSLB从0改到1即可。但这个时钟发生器与之前不同的是:它的FSLA/B/C均为复用引脚。从资料里找到我们关心的几个引脚说明,发现它不仅可以设定频率,而且还用于输出PCI时钟、USB时钟…
通电运行时测量FSLA与FSLB电压,为1.7v(正好VCC的一半,高不成低不就),看起来正处在时钟输出状态。那么如何更改输入电平,选择开关又在哪里?实际上,这三个复用引脚是在芯片刚通电(初始化)时检测引脚电平高低的,随后引脚则用于输出相应时钟信号。若在通电前后测量拉高的引脚电压,会发现通电瞬间电压升高并超过1.7v后再回到1.7v;而拉低的引脚则在短暂延迟(不易察觉)后电压才从0v升到1.7v。
电路相比稍复杂,但仍能找到上下拉电阻。与上面相同:上拉用2.7k,下拉用1k。首先定位找到10脚的FSLB,指向芯片的小箭头处为1脚。下图蓝色点为地线0v,红点为VCC3.3v,红蓝点所在电阻分别为上拉与下拉电阻,可以看到上下拉电阻是和芯片脚直接相连的。而除此以外的电路则与引脚复用的时钟输出有关。我们只要拆掉FSLB那边的下拉,焊上2.7k的上拉,就能让时钟发生器输出166外频。
读者可以按这个改法对使用同种芯片的主板进行超频。
参考资料:
大神来看看,关于PLL复用引脚的硬改。
http://tieba.baidu.com/p/4879443881▲注意事项:
(1)推荐上拉2.7k,下拉1k。若无此阻值,用近似的代替也没毛病。
(2)由于133到166外频提升幅度较大,需先用SETFSB软超166以测试稳定性,否则可能无法开机。因此建议使用飞线+色环电阻自制切换开关,若166运行不正常,随时断电并切换到133。焊接处建议使用松香或703、704密封胶固定。
(3)目前来看:大幅超频时,硬改时钟发生器比软超稳定性更好。